 3D za bezcen






 (0)












7361085
|  | |
30-09-2000 - Drukuj poniższy tekst
Celeron II - opis
 
W nowych procesorach Pentium III Intel przerzucił się na technologię 0,18 mikrona ze zintegrowaną pamięcią cache L2 on-die pracującą z pełną czestotliwością procesora. Wówczas architektura PIII bardzo "odskoczyła" do przodu w stosunku do uboższego krewnego - Celerona. Dlatego Intel na początku br. zdecydował się "podrasować" nieco architekturę Celerona, wprowadzając pewne modyfikacje i wypuszczając go na rynek pod nazwa Celeron II. Zgodnie z planami Intela, Celeron II miał wykorzystywać architekturę Coppermine a jego produkcja miała odbywać się według tej samej technologii, co Pentium III (0,18 mikrona). W przeciwieństwie do Pentium III, cache L2 procesorów Celeron II miał być dwukrotnie mniejszy: 128 KB i trochę wolniejszy (latency). Wszyscy jednak spodziewali się szyny szybszej niż 66 MHz. Intel zgodnie z obietnicą wypuścił nowego Celerona z jądrem Coppermine i 128 KB cache'u, szyna FSB (Front Side Bus) pracuje jednak nadal z prędkością 66 MHz. Celeron II mieści się w obudowie FC-PGA, w związku z czym niezbędne może się okazać zastosowanie odpowiedniej przejściówki. W wersji 600 MHz mnożnik wynosi 9x, co może sprawiać problemy przy niektórych starszych płytach. Natomiast w modelu 566 MHz mnożnik wynosi 8,5x. Zewnętrznie procesory Celeron II są bardzo podobne do Pentium III, jednak wbrew oczekiwaniom producent nie zmienił częstotliwości FSB - nadal wynosi ona 66 MHz. Oznacza to, że Celeron II 600 z mnożnikiem 9x może teoretycznie pracować z prędkością 900 MHz (szyna FSB 100 MHz), czyli z wydajnością odpowiadającą P3-700, który kosztuje przynajmniej dwukrotnie więcej. Celeron II 566 powinien się z kolei dać się przetaktować do 850 MHz. Począwszy od wersji C-II 533 MHz, producent wyposaża swoje Celerony w instrukcje SSE pochodzące z PIII. Te 70 dodatkowych (w stosunku do MMX) instrukcji ma przyspieszyć m.in. kompresję i dekompresję MPEG-2 (zastosowania DVD), gry, rozpoznawanie mowy, itp. pod warunkiem oczywiście, że oprogramowanie będzie zoptymalizowane pod kątem tych instrukcji. Niestety, w praktyce wykorzystanie instrukcji SSE (podobnie jak MMX) w programach wygląda mizernie, tak więc zysk z zastosowania tych instrukcji jest póki co niewielki. Przykładowo Photoshop 5.5 wykorzystuje instrukcje SSE tylko w niektórych filtrach i plug-inach. (d)
-jądro Coppermine 128 wykonane w technologii 0,18 mikrona
-częstotliwość pracy 533/566/600 MHz (mnożnik zegara 8/8,5/9x)
-cache L1 32 KB (16KB dla danych i 16KB dla instrukcji)
-zintegrowany cache L2 on-die 128 KB pracujący z pełną prędkością procesora ("256-bit Advanced Transfer Cache") "Advanced System Buffering"
-SSE rozszerzony zestaw instrukcji SIMD
-370-pinowe złącze FC-PGA Socket-370
-szyna systemowa GTL+ taktowana zegarem 66 MHz
-napięcie 1,5 V
RODAN computers


Komentarze
Napisz Komentarz |
|